Stage Ingénieur : Simulation des décharges électrostatiques pour les véhicules électriques F/M

  • Contract
  • France
  • Posted 2 months ago

NXP Semiconductors

Job title:

Stage Ingénieur : Simulation des décharges électrostatiques pour les véhicules électriques F/M

Company

NXP Semiconductors

Job description

ContextePrêt à intégrer le futur de l’innovation à NXP ?NXP est une des entreprises leader dans le secteur des semi-conducteurs. NXP délivre des solutions embarquées sur des marchés majeurs à forte croissance, comme l’automobile, les circuits sécurisés et les communications sans fils. Forte de 60 ans d’expérience et d’expertise la compagnie compte 45 0000 employés dans plus de 35 pays. Plus d’informations sont disponibles en visitant le site .La division « Advanced Analog » est axée sur le développement de solutions analogiques hautes performances pour les secteurs électroniques automobile et industriel. Ce sont environ 200 personnes du pôle de Toulouse qui développent des solutions innovantes à forte intégration en électronique analogique mixte et de puissance. Les domaines visés sont la gestion des performances des batteries pour les véhicules électriques (BMS), le contrôle de la performance et de la sécurité des microcontrôleurs embarqués (PMIC), les communications sécurisées, les systèmes de radars pour véhicules autonomes, la commande des moteurs électriques (GD).L’équipe EMC /ESD (compatibilité électromagnétique et décharges électrostatiques) conçoit, teste et intègre des solutions garantissant la robustesse et le fonctionnement de ces circuits intégrés soumis à des agressions électrostatiques et électromagnétiques. En effet, les circuits intégrés et les systèmes électroniques doivent fonctionner sans perturber ou être perturbés eux-mêmes par des interférences électromagnétiques ou des transitoires rapides. L’équipe développe également des méthodes avancées de simulations et de mesures (laboratoire) permettant de caractériser le comportement électromagnétique des circuits intégrés.Pour leur qualification, les puces électroniques doivent satisfaire différentes normes d’émissions électromagnétiques et de susceptibilité, qui incluent les tests de décharges électrostatiques (ESD). Dans ce contexte, l’équipe EMC/ESD recherche un candidat (troisième année d’école d’ingénieur ou équivalent) pour une durée de 6 mois pour simuler les décharges ESD réalisées en mode fonctionnel sur des bus de communication.En fonction du contexte et de la réussite du candidat, une opportunité d’embauche au sein de l’équipe pourrait être envisagée.Vos MissionsDurant ce stage, votre mission consistera à réaliser un banc de simulation de bus de communication en mode fonctionnel qui subit des stress ESD. Les étapes seront:

  • Comprendre les normes ESD (Electrostatic Discharge) applicables aux circuits intégrés et systèmes.
  • Simuler les bus de communication pour comprendre le circuit et son fonctionnement
  • Mettre en place un banc de simulation des stress ESD qui intègrera les bus de communication et les éléments du système (câbles de connexion, capacités, inductances …)
  • Réaliser ou participer à des mesures au laboratoire pour caractériser les éléments du système
  • Améliorer/créer les modèles des éléments du système (verilogA)
  • Corréler les simulations aux mesures.
  • Partager votre réalisation avec différentes équipes internationales de concepteurs analogiques.

Votre ProfilNiveau d’études : Bac + 5, dernière année d’école d’ingénieur en électronique / microélectroniqueConnaissances et qualités souhaitées

  • Electronique analogique/microélectronique
  • Notions en ESD / EMC des composants
  • Rigueur, autonomie, esprit d’analyse et prise d’initiatives seront appréciés
  • Forte motivation
  • Envie d’apprendre et de se développer
  • Souhait d’intégrer une équipe d’experts
  • Un bon niveau d’anglais est exigé (équipes internationales)

ContextReady to join the future of innovation at NXP?NXP Semiconductors enables secure connections and infrastructure for a smarter world, advancing solutions that make lives easier, better and safer. As the world leader in secure connectivity solutions for embedded applications, we are driving innovation in the secure connected vehicle, end-to-end security & privacy and smart connected solutions markets. Built on more than 60 years of combined experience and expertise, the company has 45,000 employees in more than 35 countries. Additional information can be found by visiting .The « Advanced Analog » department develops high performance analog solutions for automotive and industrial electronic applications. On the Toulouse site, the engineering teams (200 persons) are creating innovating applications with high level of integration of analog mixed-signal and power electronic.The main domains of applications are battery management systems (BMS) for electrical vehicles, power management of microcontroller (PMIC), communication bus, radar systems for detection and autonomous driving and control of electric motors (Gate Drivers).The ESD/EMC (ElectroStatic Discharge / ElectroMagnetic Compatibility) team designs, tests and integrates solutions to guarantee the robustness and operation of these products when submitted to ElectroStatic and ElectroMagnetic aggressions. Indeed, integrated circuits and systems have to work together without disturbing or being disturbed by electromagnetic interferences or by fast transient events. This team also develops simulation and test methods (laboratory) to characterize the electromagnetic and transient behaviors of integrated circuits.Qualification of electronic chips requires to pass specific electromagnetic standards of emissions and immunity, including electrostatic discharges (ESD). In this context, the EMC/ ESD team seeks a candidate (master degree or equivalent ) for a 6 months internship to simulate ESD discharges on communication bus in functional mode.Depending on the context and on the success of the internship, hiring opportunity could be proposed.Your ResponsibilitiesDuring this internship, you are going to create a simulation bench for a communication bus submitted to ESD stress during operating mode. Internship steps are:

  • Understand ESD (Electrostatic Discharge) requirements applicable to integrated circuits and systems
  • Simulate the communication bus to understand schematics and operating behavior
  • Develop a simulation bench for ESD stress including communication bus and system contributors (wires, capacitors, inductors,…)
  • Perform or participate in laboratory measurements to characterize system contributors
  • Improve/ create models for system contributors (VerilogA)
  • Correlate simulations to measurements
  • Share your achievement with worldwide design teams

Your Profile
Education level: Master’s degree in analogue electronics, last year of engineering schoolExperience / Knowledge :

  • Analogue design / microelectronics
  • ESD / EMC concepts
  • Rigorous, autonomous, analytical spirit and capability to take initiatives
  • Highly motivated
  • Hungry to learn and to grow her/ his skills
  • Good English level, working with international teams.

Expected salary

Location

France

Job date

Thu, 03 Oct 2024 01:15:29 GMT

To help us track our recruitment effort, please indicate in your email/cover letter where (hiring-jobs.com) you saw this job posting.

To apply for this job please visit jobviewtrack.com.

Job Location